ACE缓冲器基本原理
时间:2020-12-28 阅读:1035
-
提供商
Rexroth(上海)有限公司 -
资料大小
122565 -
资料图片
-
下载次数
15次 -
资料类型
png -
浏览次数
1035次
时间:2020-12-28 阅读:1035
提供商
Rexroth(上海)有限公司资料大小
122565资料图片
下载次数
15次资料类型
png浏览次数
1035次ACE缓冲器语
接口集成电路语基本线路构成的门电路存在着抗干扰性能差和不对称等缺点,为了克服这些缺点,可以在输出或输入端附加反相器作为缓冲级:也可以输出或输入端同时都加反相器作为缓冲级。这样组成的门电路称为带缓冲器的门电路。
带缓冲输出的门电路输出端都是1个反相器,输出驱动能力仅由该输出级的管子特性决定,与各输入端所处逻辑状态无关。而不带缓冲器的门电路其输出驱动能力与输入状态有关。另一方面。带缓冲器的门电路的转移特性至少是由3级转移特性相乘的结果,因此转换区域窄,形状接近理想矩形,并且不随输入使用端数的情况而变化、加缓冲器的门电路,抗干扰性能提高10%电源电压。此外,带缓冲器的门电路还有输出波形对称、交流电压增益大、带宽窄、输入电容比较小等优点。不过,由于附加了缓冲级,也带来了一些缺点。例如传输延迟时间加大,因此,带缓冲器的门电路适宜用在高速电路系统中。
ACE缓冲器基本原理
在CPU的设计中,一般输出线的直流负载能力可以驱动一个TTL负载,而在连接中,CPU的一根地址线或数据线,可能连接多个存储器芯片,但存储器芯片都为MOS电路,主要是电容负载,直流负载远小干TTL负载。故小型系统中,CPU可与存储器直接相连,在大型系统中就需要加缓冲器。
详细资料请点击 上海维特锐实业发展有限公司